本發(fā)明提供一種微處理器及使用其省電的方法。微處理器包括多個(gè)處理核、高速緩沖存儲(chǔ)器及控制單元,其由停止至核的時(shí)脈信號(hào)使核睡眠。每一處理核執(zhí)行睡眠指令作為控制單元所產(chǎn)生一各自使上述多個(gè)處理核睡眠的請(qǐng)求??刂茊卧姑恳惶幚砗怂咭皂憫?yīng)上述請(qǐng)求,偵測(cè)當(dāng)所有核已產(chǎn)生各自請(qǐng)求以使其睡眠時(shí),喚醒僅一最后處理核產(chǎn)生請(qǐng)求。最后處理核寫回及使高速緩沖存儲(chǔ)器失效,并指示高速緩沖存儲(chǔ)器已失效及產(chǎn)生一請(qǐng)求至控制單元使最后處理核回到睡眠??刂茊卧?dāng)最后處理核寫回且使高速緩沖存儲(chǔ)器失效時(shí),使最后處理核回到睡眠,并使其它處理核維持睡眠。本發(fā)明具有更少的功率消耗。
聲明:
“微處理器及使用其省電的方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)